欢迎来到PCIE 6.0! Huirong Technology:SSD总体控制变

在最近在南京举行的2025年全球闪存峰会上,Zhou Zonglian先生是商业存储技术储存部门的营销和应用高级助理,发表了演讲,并解释了Huirong Enterprise Storage Technology如何开发Kuiai Kuai的Kuai技术。尽管几乎每个人都一直在谈论AI,但实际上,AI已经发展了数十年,并且在颤抖中发生了变化。 1966年初,麻省理工学院AI实验室设计了第一个聊天机器人Eliza,只有200行代码,可以通过单词来研究人们的内容的输入,然后重新安排响应,就好像与真实的人聊天一样。今天的人类计算机联系人的背后是一个具有数万个参数的大型模型,并且逐渐变得强大。当然,现代的AI负载尚未发生硬件性能的要求。它们不仅是CPU处理器和GPU加速器,而且是强大的内存和存储支持。 SSD的快速发展可以在正确的时间说。 Huirong Enterprise级别的存储解决方案称为Montitantm。这不是一个芯片,而是一个完整的基于平台的解决方案,其中包括SSD主芯片,硬件设计和企业的固件水平。周·宗林(Zhou Zonglian)先生解释说,旺隆(Huirong)专注于IC设计,无法生产SSD的成品。因此,Montitantm平台本质上为参考设计提供了稳固的技术和设计基础的客户,因此客户可以根据其轻松开发自己的产品,这是定义产品和营销的含义。 Huirong Montitantm平台的第一个产品是SM8366。它支持各种业务级别和安全功能,例如PCIE 5.0,双端口,NVME 2.0,OCP 2.5等,并支持256TB的最大闪存容量。续集-Next读取性能超过14GB/s,随机性能超过350万个IOPS。它可以完成LARGE模型或成像神经网络在更快的时间内练习。可以说是对业务总体级别的真正控制。 SM8388是Huirong Montitantm平台的新成员,支持八通道闪存,最大128TB容量,SCA接口,并继续SM8366的各种优势。将来,Huirong还准备了PCIE 6.0 SSD主控制解决方案“ SM8466”。非凡的山雀成功是使用4NM高级TSMC进程,支持单个X4或两个X2端口,支持多达16个闪存通道和512TB闪存存储容量,可以与DDR5-7200的规格匹配,并支持NVME 2.0+。该性能取得了巨大的发展,连续读取多达28GB/s甚至接近30GB/s,4K随机性能也翻了一番,达到了700万个IOPS。周·宗莉安(Zhou Zonglian)在接受采访时说,AI时期已经通过了新的,更苛刻的存储要求。首先,最终表现,作为要求NVIDIA通过的S通常过于扩大,其次是多租赁保证,这也是CSP云服务制造商(Huirong's Montitan)的主要需求?该平台订婚以满足两个Athis代表的各种需求。在SM83366主控制设计的开头,这个概念非常明确。这是PCIE 5.0的芯片。因此,整个内部建筑设计的起点是确保I/O吞吐量可以匹配PCIE 5.0的高带宽,并且应该处理大数据流。因此,内部构建了多个专注的高效加速发动机,并在数据流控制和其他方面进行了大量优化。同时,Huirong对现有相关市场控制产品的内部体系结构进行了深入研究,并以目标方式设计了相应的处理机制,包括如何有效地处理排队在从前极的连接处,如何根据闪光灯的数量进行处理。对于像模块制造商这样的直接客户,Huirong SM8366的基本数量在于特殊优化的固件体系结构,这使得使用Huirong主控制芯片进行产品设计和质量制造,从而更加容易,可以减少开发和成本困难。对于毕业客户,例如CSP,最终的性能,能源效率和其他创新技术可以改善用户的体验。特别是,可以分开并保证各种租户从硬件级别获得相应和保证的服务质量,这比传统的软件级别控制更准确。这是许多CSP所放置的东西。必须说,当今PCIE SSD Master的良好控制变得很困难,涉及PR的全面协调和平衡OCESSES,建筑,固件,算法等。ZhouZonglian先生认为,要点可以分为三个级别:一个是高级过程的选择。使用更先进的过程,例如6nm,5nm甚至4nm,可以大大降低电力消耗,因为高级过程的泄漏率较低,尤其是高温泄漏的问题可能会更好地控制,这对于消耗电力消耗很重要。当然,高级流程的成本很高。第二个是控制方法。为了平衡高生产成本,黄隆的主要方法是最大化降低误解和修订器,这意味着在录制芯片(磁带)之前,应对系统级别进行足够的严格验证。因此,Huirong在模拟,加速验证等方面投入了许多资源。第三是芯片的建筑设计。在主要控制芯片,Huirong实施精致的电消耗管理,例如通过动态过渡(功率门控)和其他技术,根据不同的工作量状态准确消耗或未对机器进行特定处理,以防止不必要的电消耗浪费。总之,建立良好的主控制的均衡是通过选择高级过程来获得能源效率的优势。在早期验证中投入大量资源,以确保成功的融化融化高度设计和制造成本;在建筑设计中继续有效地管理功耗。如前所述,Huirong拥有PCIE 6.0 SSD的主要控制设计计划。预计今年的存储行业将于今年启动,部署将于2026年开始,并在2028年左右进入受欢迎程度。下一代PCIE 7.0规范标准仅宣布。 SSD有望显示IL 2028,并将放置在2029年。将来,随着我们进入PCIE 6.0和PCIE 7.0的ERA,SSD主控制设计将不可避免地变得更加复杂,并且挑战将更加激烈。周·宗林先生认为,挑战主要来自两个方面。一个是技术挑战。 PCIE 6.0/7.0本身的技术复杂性是一个巨大的挑战,包括信号和速度完整性,涉及PCB芯片,系统和设计的各个方面。第二个是非技术挑战,主要是成本控制。例如,支持PCIE 6.0/7.0的过程需要更先进,这将导致高度的设计和制造成本。在这方面,旺隆反应的主要方法是确保成功并减少设计迭代。因此,尚未发生的事情,需要在芯片芯片发现和解决潜在问题之前对系统级别进行充分和严格的验证。此外,Huirong的出色累积在PCIE 5.0中,主控制时代对于解决PCIE 6.0/7.0的挑战也将很重要。周·宗林先生还强调,芯片设计的成本很高,尤其是在高级流程下。因此,Thuirong的方法是尝试以受控成本最大化芯片中的不同机器,并能够通过强固件层适应不同的应用程序情况。 Huirong一直在研究市场的需求,并伴随着内部专家和外部信息的深入讨论,仅当他确信存在合理且重要的市场机会时,才考虑投资相应的解决方案。它需要在“领导半步市场”和“防止过度冒险”之间找到最佳平衡,还可以满足更严格的性能,电力消耗和整合要求,以确保产品保持技术,从而导致未来5 - 10年或更长时间。例如,在PCIE 5.0的主要控制中,Huirong并不急于开始,而是选择了一个更加成熟的机会来推出稳定且可靠的企业SM8366和消费者SM2508消费者水平。结果,它在性能,功耗和热量方面表现良好,并且被市场广泛接受。 [本文的结尾]如果您需要打印,请确保指示来源:Kuai技术编辑:Shangfang Wenq